下载
登录/ 注册
主页
论坛
视频
热股
可转债
下载
下载

未来超越晶方三维立体集成电路研发实验室TSV

20-03-08 11:49 940次浏览
ayai123
+关注
博主要求身份验证
登录用户ID:
半导体 产业平均每10年就面临新技术瓶颈的趋势来看,芯片系统(SoC)发展即将面临新瓶颈;3DIC技术是目前唯一能有效增加产品效能、减低功耗、降低成本、缩小体积及整合异质IC的未来主流技术,更是SoC的新出路。工研院今年在经济部技术处科技项目计划的支持下,再度启动半导体大型计划,发展全新的三维集成电路(3DIC)技术。预计在四年内投入新台币16亿元,同时,建立最先进三维集成电路实验室,及筹组150位人员的研发团队,进行设计、制程,以及封装技术的整合研发。

台湾拥有世界第一的半导体与电子构装产业,长期发展而言,台湾也将是全球12寸晶圆厂密度最高的国家。12寸的三维立体集成电路研发实验室设备开发,能快速衔接半导体产业制程设备,整合产业往高价值的3DIC关键技术移动,开拓在无线通信、高速运算、高记忆容量、感测及生医等各种主流技全新应用,创造重大产业效益,为台湾建立全新3DIC晶圆级构装产业,开创新世代电子技术,带动半导体产业技术的另一波浪潮。
工研院“三维立体集成电路研发实验室”已建构完整且多样化TSV相关的三维集成电路整合系统,包括黄光、蚀刻、电浆强化化学气相沉积、物理气相沉积、铜金属电镀、化学机械研磨及芯片/晶圆接合机七大设备,能针对先钻孔、后钻孔以及显露钻孔的硅基板穿孔(TSV)制程流程做弹性化技术整合,提供半导体实验室少见的最小线宽蚀刻、最快速度的沈积、最稳定的制程研磨设备。除与美商Applied Materials、德国SUSS MicroTec等半导体设备大厂进行设备合作研发,也已与联电 、汉民、硅品、日月光、Atotech、DuPont、力鼎、AirProducts、Brewer Science、住程科技、弘塑、东京大学、DISCO、智胜、Cadence、BASF、Tazmo等19家Ad-STAC联盟厂商进行合作开发。
未来将透过研发联盟及国际联盟运作,以产品技术为导向的研发,共同开发3DIC技术、产品及应用市场,协助产业界在试量产阶段作测试,大幅缩短从研发到量产的时程,协助厂商迅速地将先进芯片设计导入市场,同时也降低初期投入三维集成电路的投资风险。
参考数据:
(1)三维立体堆栈芯片(3DIC):3DIC最大特点在于让不同功能性质,甚至不同基板的芯片,各自应用最合适的制程分别制作后,再利用硅基板穿孔(Through-Si Via, TSV )技术进行立体堆栈整合,可缩短金属导线长度及联机电阻,更能减少芯片面积,具有体积小、整合度高、效率高、耗电量及成本更低的特点。
(2)电子设计自动化(ElectronicDesign Automation ,EDA):IC设计公司或学校用来设计IC芯片的自动化工具软件。EDA软件为数位电路半导体设计带来了革命性变化,许多公司在1990年代中期推出的自动布局和布线工具彻底改变了数位电路布局设计,其所造就的生产效率提升至今仍持续推动着大规模的芯片设计。
(3)硅基板穿孔TSV (Through-Silicon Via):TSV是3DIC堆栈式芯片的未来重点技术, TSV技术是透过以垂直导通来整合晶圆堆栈的方式,以达到芯片间的电气互连,让未来芯片如高楼般堆栈,节省空间。TSV技术主要能制造更小巧、低功耗、效能更高的芯片,如CMOS影像传感器,高速内存,先进逻辑芯片,以及无线通信设备上需要堆栈之内存与混合讯号芯片。
打开淘股吧APP
1
评论(11)
收藏
展开
热门 最新
ayai123

20-03-19 12:43

0
今天已经两连版了一个第四代封装,其他几个以后还会表现,长线牛股
wzjcpz

20-03-08 13:09

0
2013年就炒过这概念,上海新阳
放风筝

20-03-08 12:31

0
百度了一下,很多年以前就有说到这个3DIC
gdjmlgx

20-03-08 12:30

0
同问。
放风筝

20-03-08 12:26

0
谢谢分享!不过不是这个专业,确实看不懂。A股哪个上市公司参与了?谢谢!
matador235

20-03-08 12:25

0
科技前沿
ayai123

20-03-08 12:20

0
为了留个足迹我来过
ayai123

20-03-08 12:16

0
未来的牛股在第四代封装TSV上,看的懂的人看
ayai123

20-03-08 12:11

0
硅通孔技术(Through Silicon Via, TSV)技术是一项高密度封装技术,正在逐渐取代目前工艺比较成熟的引线键合技术,被认为是第四代封装技术。TSV技术通过铜、钨、多晶硅等导电物质的填充,实现硅通孔的垂直电气互连。硅通孔技术可以通过垂直互连减小互联长度,减小信号延迟,降低电容/电感,实现芯片间的低功耗,高速通讯,增加宽带和实现器件集成的小型化。基于TSV技术的3D封装主要有以下几个方面优势:
1)更好的电气互连性能,
2)更宽的带宽,
3)更高的互连密度,
4)更低的功耗,
5)更小的尺寸,
6)更轻的质量。
ayai123

20-03-08 12:10

0
Pandey注意到,当频率爬升到60千兆赫,77千兆赫以及更高的水平,减少封装基板的表面粗糙度变成一个因素。“这里显然有一个性能加强,除了尺寸改善至外,尤其是在高频率和毫米波的嵌入式晶圆球状阵列封装(embedded wafer-level ball grid array packaging),他说。
在过去几年,已经出现了很多扇出的实验,扇出开创了许多不同的类别,比如先上芯(chip first)和后上芯(chip last),封装涵盖了从晶圆级到面板级(panel-level)的所有形式。
“扇出对于不同的封装技术而言,意味着许多不同的事物,”安靠(Amkor)的研发副总裁Ron Huemoeller说,“如果你看一下如今行业内发生了什么,扇出在许多层面上都有出现,让我们谈一下重分布层,因为那本质上就是扇出。它是为通讯,为不同的元器件和对话的重分布层的输入/输出,在线路板级,基板级,封测厂级,都会有扇出的身影,然后是晶圆厂级,其对于更厚的以及有机技术则限制在1微米以下。所以这是第一步,这就是重分布层,然后在哪一层做重新分布通讯的技术。”
第二个因素涉及到在哪一步完成封装。“先做重分布层,然后再封装,” Huemoeller说,“大部分封装都是发生在基板级,或者是单颗产品级,坦率地讲,在封装世界里,实际还没有像单颗产品的封装,实际上它是基板级,晶圆级,或者逐渐到面板级,这些都是如今不同的封装方法,而且这关联每种封装技术的成本,这场战斗已经持续了很长一段时间,尤其是晶圆级的封装。所以无论你知不知道,过去五到六年,封装技术来来回回都绕不开晶圆级和倒装芯片级封装(flip-chip CSP)。”
这些变换都是由成本驱动的。“性能一样,半斤八两,”他说,“这对我们的客户来说变成了一个经济问题——谁能为他们提供最佳的成本而来回切换。我们已经看到在过去四到五年,电源管理芯片在晶圆级扇出和倒装芯片来回切换,这种切换会继续下去。如果你想知道决定使用哪种封装,实质上就是你需要哪种重分布层,然后就是封装的经济型——这可以给最终的封装产品提供最低的成本。
结论
封装形式的选择持续在增长,但是先进封装的世界正开始分成两大主要驱动-成本不是主要动机的性能市场,和成本如果不是主要考量,但绝对是优先考量的之一的、注重上市时机的多元化的市场。
无论是两个世界的崛起,也无论他们会不会继续分裂成更多的分支,这些仍需拭目以待。人们会继续努力去改善扇出的性能,人们也同样会致力于去减少硅通孔技术、例如硅中介层的成本。先进封装才刚刚开始要留下它的足印,它未来几年也许会看起来非常不一样,当新的方案被开发和调教来处理巨量增长的来自于诸多传感器,尤其是流媒体的数据,同时要提供必要的速度来处理下一代的应用,例如人工智能,超级计算,工业,物联网和5G。
刷新 首页上一页 下一页 末页
提交